Microtronix Datacom Ltd. の製品・IP一覧

Microtronix社の日本総販売店は富士ソフト株式会社です。

ベンダー公式

I2Cマスタ/スレーブ/PIO IPコア(2-Seat Floating Server License'6232-02-02)

2018/02/01

https://www.fsi-embedded.jp/product/microtronix/video-image-solution/ip-core/i2c-master-slave-pio-ip-core/ 3 種類のオペレーションモード(I2C マスターコントローラー、I2C スレーブコントローラー、I2C スレーブ PIOデバイス)を提供する I2C の完全なソリューション。 Altera® Quartus® II Megafunction として提供されます。

  • MW
  • Drv
  • OS
  • FPGA
  • ASIC
  • HW M
  • 評ボ
  • 評環
  • 開環
用途:
通信(有線)
ストレージ

ベンダー公式

Video LVDS SerDes Transmitter-Receiver IP Core

2018/01/10

https://www.fsi-embedded.jp/product/microtronix/video-image-solution/ip-core/video-lvds-serdes-transmitter-receiver-ip-core/ ビデオ・ホスト・システムの多様なインターフェイスに適したSERDESソリューションを提供します。本IPは、ビデオLVDSインターフェイスの設計を簡素化し、データの整合性および時間的空白を改善します。

  • MW
  • Drv
  • OS
  • FPGA
  • ASIC
  • HW M
  • 評ボ
  • 評環
  • 開環
用途:
通信(有線)
画像処理

カテゴリをもっと見る

ベンダー公式

HyperDrive Multi-port DDR2 Memory Controller IP Core

2018/01/10

https://www.fsi-embedded.jp/product/microtronix/video-image-solution/ip-core/hyperdrive-multi-port-ddr2-memory-controller-ip-core/ FPGAベースのハードウェア設計を全く新しい性能レベルへと向上させます。ローカルバス・インターフェイスに配置されたFIFO構造が、フルレート(DDR2データバス幅の2倍)またはハーフレート(DDR2データバス・インターフェイスの4倍のバス幅)での動作を可能にします。Cyclone® デバイスにおいては、ハーフレートのみで動作します。Microtronix社の独自データ取得技術は、Altera® Stratix® IIデバイスで400MHzのDDR2性能を可能にします。

  • MW
  • Drv
  • OS
  • FPGA
  • ASIC
  • HW M
  • 評ボ
  • 評環
  • 開環

ベンダー公式

Streaming Multi-port SDRAM Memory Controller IP Core

2018/01/10

https://www.fsi-embedded.jp/product/microtronix/video-image-solution/ip-core/streaming-multi-port-sdram-memory-controller-ip-core/ バーストSDRAMメモリ・コントローラ・コア、ポートアービトレータ、高機能先読みFIFOコントローラを一つの使いやすいコアに統合します。単一のIPコアにSDR、DDR/DDR2、モバイルDDRデバイスファミリをサポートすることによって、設計者にスムーズで低リスクのマイグレーション・パスを保証します。

  • MW
  • Drv
  • OS
  • FPGA
  • ASIC
  • HW M
  • 評ボ
  • 評環
  • 開環

ベンダー公式

Avalon Multi-port SDRAM Memory Controller IP Core

2018/01/10

https://www.fsi-embedded.jp/product/microtronix/video-image-solution/ip-core/avalon-multi-port-sdram-memory-controller-ip-core/ 低レイテンシーのAvalonマルチマスタ・ストリーミング・データシステムの構築用に設計されています。低速のFPGAおよび標準メモリデバイスを使った高度な設計により、最大限のシステムクロック速度を実現します。

  • MW
  • Drv
  • OS
  • FPGA
  • ASIC
  • HW M
  • 評ボ
  • 評環
  • 開環
用途:
画像処理